Intel Nios V Prozesadorea FPGA IP

Intel Nios V Prozesadorea FPGA IP

Nios® V prozesadorea Intel® FPGA IP bertsioaren oharrak

Intel® FPGA IP bertsioa (XYZ) zenbakia alda daiteke Intel Quartus® Prime softwarearen bertsio bakoitzarekin. Aldaketa bat:

  • X-k IParen berrikuspen garrantzitsu bat adierazten du. Intel Quartus Prime softwarea eguneratzen baduzu, IP-a birsortu behar duzu.
  • Y-k IPak ezaugarri berriak dituela adierazten du. Sortu zure IPa eginbide berri hauek sartzeko.
  • Z-k adierazten du IPak aldaketa txikiak dituela. Birsortu zure IP aldaketa hauek sartzeko.

Lotutako informazioa

Nios® V/m prozesadorea Intel FPGA IP (Intel Quartus Prime Pro Edition) bertsioaren oharrak

Nios® V/m prozesadorea Intel FPGA IP v22.4.0

1. taula. v22.4.0 2022.12.19

Intel Quartus Prime bertsioa

Deskribapena

Eragina

22.4

  • Nios® V prozesadorea migratu du adibidezample diseinuak Intel FPGA Design Store-ra.
  • Zephyr RTOS gaituta Nios V/m prozesadorean.

Nios V/m prozesadorea Intel FPGA IP v22.3.0

2. taula. v22.3.0 2022.09.26

Intel Quartus Prime bertsioa Deskribapena Eragina
22.3
  • Aurrez jasotzeko logika hobetua. Errendimendu eta erreferentzia-zenbaki hauek eguneratu dira:
    - FMAX
    — Eremua
    - Dhrystone
    - Core Marka
  •  Kendu salbuespenaren Offset eta salbuespen Agentearen parametroak _hw-tik. tcl.
    Oharra: BSP belaunaldian bakarrik eragin zuen. RTL edo zirkuituan eraginik ez.
  • Araztearen berrezarpena aldatu da:
    — Gehitu da ndm_reset_in ataka
    — dbg_reset izena aldatu du dbg_reset_out.
Nios V/m prozesadorea Intel FPGA IP v21.3.0

3. taula. v21.3.0 2022.06.21

Intel Quartus Prime bertsioa Deskribapena Eragina
22.2
  • Berrezarri eskaeraren interfazea gehitu da
  • Erabili gabeko seinaleak kendu dira blokeo-interfazea eragiten zutenak
  • Araztearen berrezarri arazoa konpondu da:
    — ndmreset-en bideratzea eguneratu da arazketa-modulua berrezarri ez dadin.
Nios V/m prozesadorea Intel FPGA IP v21.2.0

4. taula. v21.2.0 2022.04.04

Intel Quartus Prime bertsioa Deskribapena Eragina
22.1
  • Diseinu berria gehitu da adibidezampNios V/m Processor Intel FPGA IP core parametro editorean:
    — UC/TCP-IP IPerf Adibample Diseinua
    — UC/TCP-IP Socket Simple zerbitzaria Adibample Diseinua
  • Akatsen konponketa:
    — MARCHID, MIMPID eta MVENDORID CSRetarako sarbide fidagarriak eragiten dituzten arazoak konpondu dira.
    — Arazte modulutik berrezartzeko gaitasuna gaituta nukleoa arazte baten bidez berrezarri ahal izateko.
    — Aktibatzeko euskarria gaituta. Nios V prozesadorearen nukleoak 1 trigger onartzen du.
    — Salatutako sintesi-abisuak eta lint-arazoak konpondu dira.
    — Itzulera bektorearen ustelkeria eragin zuen arazketa ROMaren arazo bat konpondu da.
    — Arazte modulutik GPR 31rako sarbidea eragozten zuen arazo bat konpondu da.
Nios V/m prozesadorea Intel FPGA IP v21.1.1

5. taula. v21.1.1 2021.12.13

Intel Quartus Prime bertsioa Deskribapena Eragina
21.4
  • Akatsen konponketa:
    — Abiarazleen erregistroak eskuragarri baina abiarazleak ez ziren onartzen arazoa konpondu da.
Legez kanpoko instrukzio-salbuespena eskatu da abiarazle-erregistroetara sartzean.
  • Diseinu berria gehitu da AdibampNios V/m Processor Intel FPGA IP core parametro editorean.
    - GSFI Bootloader Adibample Diseinua
    - SDM Bootloader Adibample Diseinua
Nios V/m prozesadorea Intel FPGA IP v21.1.0

6. taula. v21.1.0 2021.10.04

Intel Quartus Prime bertsioa Deskribapena Eragina
21.3 Hasierako Oharra

Nios V/m prozesadorea Intel FPGA IP (Intel Quartus Prime Standard Edition) bertsio-oharrak

Nios V/m prozesadorea Intel FPGA IP v1.0.0

7. taula. v1.0.0 2022.10.31

Intel Quartus Prime bertsioa Deskribapena Eragina
22.1 Hasierako kaleratzea.

Artxiboak

Intel Quartus Prime Pro Edition

Nios V prozesadorearen erreferentzia eskuliburuak

Erabiltzaile-gida honen azken bertsioak eta aurrekoak ikusteko, jo Nios® V prozesadorearen erreferentzia Eskuliburua. IP edo software-bertsio bat zerrendatzen ez bada, aurreko IP-aren edo software-bertsioaren erabiltzailearen gida aplikatuko da.
IP bertsioak Intel Quartus Prime Design Suite softwarearen bertsio berberak dira v19.1 arte. Intel Quartus Prime Design Suite softwarearen 19.2 bertsiotik edo geroago, IP nukleoek IP bertsioen eskema berria dute.

Nios V Embedded Processor Design Handbook Artxiboak

Erabiltzaile-gida honen azken bertsioak eta aurrekoak ikusteko, jo Nios® V txertatutako prozesadorearen diseinurako eskuliburua. IP edo software-bertsio bat zerrendatzen ez bada, aurreko IP-aren edo software-bertsioaren erabiltzailearen gida aplikatuko da.

IP bertsioak Intel Quartus Prime Design Suite softwarearen bertsio berberak dira v19.1 arte. Intel Quartus Prime Design Suite softwarearen 19.2 bertsiotik edo geroago, IP nukleoek IP bertsioen eskema berria dute.

Nios V prozesadorea software garatzaileen eskuliburua artxiboak

Erabiltzaile-gida honen azken bertsioak eta aurrekoak ikusteko, jo Nios® V prozesadorea software garatzaileen eskuliburua. IP edo software-bertsio bat zerrendatzen ez bada, aurreko IP-aren edo software-bertsioaren erabiltzailearen gida aplikatuko da.

IP bertsioak Intel Quartus Prime Design Suite softwarearen bertsio berberak dira v19.1 arte. Intel Quartus Prime Design Suite softwarearen 19.2 bertsiotik edo geroago, IP nukleoek IP bertsioen eskema berria dute.

Intel Quartus Prime Standard Edition

Ikus erabiltzailearen gidaliburuetara Intel Quartus Prime Standard Edition-rako Nios V prozesadoreari buruzko informazioa lortzeko.

Lotutako informazioa

  • Nios® V txertatutako prozesadorearen diseinurako eskuliburua
    Tresnak modu eraginkorrenean erabili deskribatzen du, diseinu-estiloak eta praktikak gomendatzen ditu txertatutako sistemak garatzeko, arazketarako eta optimizatzeko Nios® V prozesadorea eta Intelek emandako tresnak erabiliz (Intel Quartus Prime Standard Edition Erabiltzailearen Gida).
  • Nios® V prozesadorearen erreferentzia eskuliburua
    Nios V prozesadorearen errendimendu-erreferentziari, prozesadorearen arkitekturari, programazio-ereduari eta oinarrizko ezarpenari buruzko informazioa ematen du (Intel Quartus Prime Standard Edition Erabiltzailearen Gida).
  • Nios® V prozesadorea software garatzaileen eskuliburua
    Nios® V prozesadorearen softwarea garatzeko ingurunea, eskuragarri dauden tresnak eta Nios® V prozesadorean exekutatzeko softwarea sortzeko prozesua deskribatzen ditu (Intel Quartus Prime Standard Edition Erabiltzailearen Gida).

Intel Corporation. Eskubide guztiak erreserbatuak. Intel, Intel logotipoa eta beste Intel marka Intel Corporation edo bere filialen marka komertzialak dira. Intel-ek bere FPGA eta erdieroaleen produktuen errendimendua bermatzen du uneko zehaztapenekin, Intel-en berme estandarraren arabera, baina edozein unetan edozein produktu eta zerbitzutan aldaketak egiteko eskubidea gordetzen du jakinarazi gabe. Intel-ek ez du bere gain hartzen hemen deskribatutako edozein informazio, produktu edo zerbitzuren aplikazio edo erabileratik eratorritako erantzukizunik edo erantzukizunik, Intel-ek idatziz berariaz hitzartutakoa izan ezik. Intel-eko bezeroei gomendatzen zaie gailuaren zehaztapenen azken bertsioa eskuratzea argitaratutako edozein informaziotan oinarritu aurretik eta produktu edo zerbitzuen eskaerak egin aurretik.
*Beste izen eta markak beste batzuen jabetza direla erreklamatu daitezke.

Ikonoa Lineako bertsioa
Ikonoa Bidali iritzia

Bezeroarentzako Arreta

intel logotipoa

Dokumentuak / Baliabideak

Intel Nios V Prozesadorea FPGA IP [pdfErabiltzailearen gida
Nios V prozesadorea FPGA IP, prozesadorea FPGA IP, FPGA IP

Erreferentziak

Utzi iruzkin bat

Zure helbide elektronikoa ez da argitaratuko. Beharrezko eremuak markatuta daude *